A PLL-based synthesizer for tunable digital clock generation in a continuous-time Σ Δ A/D converter

  1. Segundo, J.
  2. Quintanilla, L.
  3. Arias, J.
  4. Enríquez, L.
  5. Hernández, J.M.
  6. Vicente, J.
Zeitschrift:
Integration, the VLSI Journal

ISSN: 0167-9260

Datum der Publikation: 2009

Ausgabe: 42

Nummer: 1

Seiten: 24-33

Art: Artikel

DOI: 10.1016/J.VLSI.2008.07.002 GOOGLE SCHOLAR